欧菲博客 – 第 16 页 – 成一家之言

估算1个品种Tick数据需要多少空间

1个Tick数据有很多字段,我们给它算40字节,应该是够了。1小时有7200个Tick,一个交易日有5个小时,也就是36000个Tick。一天合1.37MB。 一年算250个交易日,那么需要342MB。10年有3.4GB。 10个品种就是34GB。 再来10年也够了。

tigerVNC的简单使用教程(CentOS的远程桌面连接)

tigerVNC的简单使用教程(CentOS的远程桌面连接) 1、环境和软件准备 (1) CentOS 6.3下 使用如下命令,进行安装 (2) Windows 7下 tigervnc-1.2.0.exe,在http://sourceforge.net/projects/tigervnc/下载 2、启动vncserver(服务器端) vncserver :n这里的n是sessionnumber,不 … 阅读更多

大面积红外探测器传统列级读出电路——闵道刚

非制冷红外探测器阵列的规模和探测光敏元的尺寸面积决定了读出电路的规格及像元尺寸,为了匹配大面阵非制冷红外探测器的阵列规模和像元尺寸,一般可以通过采用更先进的CMOS加工工艺,从而在很大程度上减小读出电路的面积和功耗,但却增加了读出电路的制造本。传统读出电路输入级采用电容反馈跨导放大(Apacitance Transimpedance Amplifier, CTIA)结构,其线性度更高,但是功耗也相 … 阅读更多

信达期货:供应偏紧需求向好 镍价存在做多机会

 核心观点:   1、镍矿偏紧,NPI进口成本可能上升,成本支撑逻辑仍在   全球镍矿产出可能会在2021年有较大幅度的增长,但是2020年印尼再次禁矿,并且由于印尼向NPI产出国转变,未来恢复出口的可能性很小。而菲律宾矿品位下降的问题也无法得到解决,当前来看,2021年国内镍矿大概率会延续2020年偏紧的状态。叠加印尼内贸基准或执行而趋严,可能推高印尼NPI的成本。在国内冶炼受到矿端制约,NPI … 阅读更多

超大容量便宜VPS汇总推荐:5美元/月左右、空间1TB以上

一分钱一分货,这里边坑多且水深。 一般而言,大容量便宜VPS大多基于OVZ架构,超售严重。因此折腾此类VPS非大耐心者不可为。入手之前应该提前作好心理准备! 推荐要求:月付5美金左右,空间1TB以上。 部分为特价套餐,不定期有货,可多关注。 1.Hostsolutions 罗马尼亚主机商,抗投诉,无视所有版权(No DMCA),不限制内容;因此有利于外贸仿牌,或者做破解等相关的网站托管。 1tb … 阅读更多

境外开设中文网站传播淫秽信息牟利的管辖权

【案情】  被告人罗昀(网名大鸟大,ad-min)、黄钟(网名妖刀,天空狼群)、程浩(网名星空、skystar,xxx)等人原系淫秽网站“采花堂”的会员、超级版主。2005年7月22日至2007年6月7日期间,罗昀自费到加拿大留学。2006年3、4月份,由于在“采花堂”中受到排挤,账号被删除,罗昀心中不服,决定另行创建一淫秽网站以对抗“采花堂”,便在网上搜索了一个免费服务器,制作建立了“风月神州” … 阅读更多

simvision使用

Access Design Source Code: 1)通过file—open来打开, 2)通过send to source viewer来看, 双击信号,进行driver的trace,显示在左侧的driver/load tab或者直接转到下一个scope的source code file 查找: 1)右侧tool bar 2)edit—–search, si … 阅读更多

Design Compiler总结(Synopsys)

2018-08-12 一、作用:RTL ——- > 优化过的netlist(logic Circuit)。 二、synthesis flow: 三、synthesis = translation + logic optimization + gate mapping Translation:将RTL代码转化成GTECH库元件组成的逻辑电路。 gate mapping: … 阅读更多

红外焦平面读出电路数字控制电路的整体设计

数字控制电路在大面阵非制冷红外探测器读出电路中的功能及作用可以简要概括为以下几点: 通过输入输出IO接口接收数据,包括:主时钟信号CLK、帧复位信号Reset、上下阵列的帧校正信号Cor Data_up和Cor Data_down等; 产生模拟电路模块需要的控制信号,从而根据需求生成不同的可控的模拟电压电流信号,包括:积分电容的选择、偏置电压的调节、积分电流的选择等; 产生阵列选择控制信号,包括: … 阅读更多

cadence验证仿真工具IUS和IES

cadence,有两大验证仿真工具。一个是IUS,一个是IES。 IUS是cadence以前的仿真工具,功能略弱。代表工具,ncverilog。 官方介绍: IUS(incisive unified simulator)Cadence IUS allows to perform behavioral simulation on Verilog and VHDL code. IES是cadence现 … 阅读更多

芯片EDA教程聚合

Cadence 入门教程 Cadence 教程B:版图,DRC,抽取和LVS检验,为MSU VLSI项目而准备。Cadence Tutorial B: Layout, DRC, Extraction, and LVSCreated for the MSU VLSI program by Professor A. Mason and the AMSaC lab group. 03集成电路版图基础-C … 阅读更多