Spice语法及调用

转载:Spice语法及调用 常用的SPICE仿真软件为方便用户使用都提供了较好的用户界面,在用仿真库中的元器件连成原理图后就可以进行仿真(当然要设置必要的仿真参数),但实际上只是用原理图自动产生了SPICE的格式语句,还是要通过读取语句来进行仿真,这是历史的遗留问题。在当时的技术条件下,不能用图形方式输入电路结构,只能通过文本文件来描述,也就是所谓网表。SPICE软件的设计者规范了要进行仿真的电路 … 阅读更多

标准单元设计流程

第一节 《CMOS集成电路后端设计与实战》 本节书摘来自华章出版社《CMOS集成电路后端设计与实战》一 书中的第3章,第3.3节,作者:刘峰,更多章节内容可以访问云栖社区“华章计算机”公众号查看。 3.3 标准单元设计流程 标准单元的设计流程是实现标准单元建库工作的基本指导方针,只有在一套完善且系统的开发流程下逐步完成每个工作环节才能实现标准单元库的建立。一般情况下,可以按照以下六大步骤完成CMO … 阅读更多

记一次cadence仿真pss从不收敛到收敛

pss设置beat frequency 为10kHz,一开始仿真Vdd设置成5V,死活就是不收敛,将它改成3V,结果收敛了。 s1周期10us,rise time 10ns,fall time 10ns,pulse width 4.98us s2在s1的基础上延迟5us c1和s1相同。 tstab从1us改成2us 参考文档是《带有CDS的缓冲输出级电路完整分析》 采用的库是smic18。 两个 … 阅读更多

锁相环的研究背景+模拟IC中的可变电容

本文摘抄于:《高性能小数分频模拟锁相环关键技术研究》 1.1 研究背景 随着信息技术的发展,人们的沟通交流变得越来越方便,同时集成电路技术的进步使得射频收发机集成度越来越高。射频收发机是无线通信设备中重要的元件,它可以接收和发射无线信号,频率综合器是收发机中的关键模块,它为信号的上变频和下变频提供本振信号,是基带信号和射频信号间的桥梁[1]。 频率综合器输出信号的纯度决定着收发机的性能,其功耗占整 … 阅读更多

锁相环(PLL)基本原理

摘要: 锁相环(PLL)电路存在于各种高频应用中,从简单的时钟净化电路到用于高性能无线电通信链路的本振(LO),以及矢量网络分析仪(VNA)中的超快开关频率合成器。本文将参考上述各种应用来介绍PLL电路的一些构建模块,以指导器件选择和每种不同应用内部的权衡考虑,这对新手和PLL专家均有帮助。本文参考ADI公司的ADF4xxx和HMCxxx系列PLL和压控振荡器(VCO),并使用ADIsimPLL( … 阅读更多

理解低压差稳压器(LDO)实现系统优化设计

低压差稳压器(LDO)看似简单,但可提供重要功能,例如将负载与不干净的电源隔离开来或者构建低噪声电源来为敏感电路供电。 本简短教程介绍了一些常用的LDO 相关术语,以及一些基本概念,如压差、裕量电压、静态电流、接地电流、关断电流、效率、直流输入电压和负载调整率、输入电压和负载瞬态响应、电源抑制比(PSRR)、输出噪声和精度。同时,为了方便理解,文中采用了示例和插图。 设计过程中通常到后期才会进行L … 阅读更多